問題詳情

5 使用 2 個SR正反器(flip-flop)與 3 個邏輯閘組成一時序電路(sequential circuit)如下圖所示,其中SR正反器由NAND閘所組成,A、B表示狀態位元,X表示外部輸入位元,Y表示輸出位元,SA與RA表 示第一個SR正反器之輸入位元,SB與RB代表第二個SR正反器之輸入位元,CLK表示時脈。關於各個 B B 邏輯閘與正反器之時間參數(tpd表示傳遞延遲時間,ts表示就緒時間(set-up time),th表示保持時間(hold time))如下: 反向器(inverter):tpd=0.5 ns 互斥或閘(XOR):tpd=2.0 ns 或閘(OR):tpd=1.0 ns  正反器:tpd=2.0 ns, ts=1.0 ns, th=0.25 ns 試問從外部輸入(X)至時脈正緣(postive clock edge)間,其最短的時間間隔為何?
(A)2.0 ns
(B)2.5 ns
(C)3.0 ns
(D)3.5 ns

參考答案

答案:D
難度:非常困難0.179104
統計:A(10),B(19),C(15),D(12),E(0)

內容推薦

內容推薦